Mostrar el registro sencillo del ítem
dc.contributor.advisor | De Micco, Luciana | |
dc.contributor.author | Morel, Mariano Damián | |
dc.date.accessioned | 2022-10-17T12:55:02Z | |
dc.date.available | 2022-10-17T12:55:02Z | |
dc.date.issued | 2022-10-03 | |
dc.identifier.uri | http://rinfi.fi.mdp.edu.ar/xmlui/handle/123456789/668 | |
dc.description.abstract | En este trabajo se diseñó e implementó un generador de señal modulada en fase. El circuito se implementó mediante una FPGA (Field Programmable Gate Array) y un conversor digital analógico (DAC). El sistema desarrollado permite recibir los datos a través de una entrada externa o los genera en forma interna mediante un generador de números pseudo aleatorios (PRNG). El diseño permite variar en un gran rango la cantidad de ciclos de portadora por dato y la frecuencia de portadora, ası́ como la potencia de salida. El circuito utiliza una mı́nima cantidad de recursos de la FPGA gracias a la implementación de la portadora mediante el almacenamiento de un cuarto de ciclo y su correspondiente lógica de lectura. | es_AR |
dc.format | application/pdf | es_AR |
dc.language.iso | spa | es_AR |
dc.publisher | Universidad Nacional de Mar del Plata. Facultad de Ingeniería; Argentina | es_AR |
dc.rights | info:eu-repo/semantics/openAccess | es_AR |
dc.subject | Generador de señal modulada en fase | es_AR |
dc.subject | FPGA (Field Programmable Gate Array) | es_AR |
dc.subject | Conversor digital analógico (DAC) | es_AR |
dc.subject | Números pseudo aleatorios (PRNG) | es_AR |
dc.title | Diseño e Implementación de Generador de Señal BPSK con Parámetros Regulables | es_AR |
dc.type | Thesis | es_AR |
dc.rights.holder | https://creativecommons.org/licenses/by/4.0/ | es_AR |
dc.type.oa | info:eu-repo/semantics/bachelorThesis | es_AR |
dc.type.snrd | info:ar-repo/semantics/tesis de grado | es_AR |
dc.type.info | info:eu-repo/semantics/acceptedVersion | es_AR |
dc.description.fil | Fil: Morel, Mariano Damián. Universidad Nacional de Mar del Plata. Facultad de Ingeniería; Argentina | es_AR |