Mostrar el registro sencillo del ítem
dc.contributor.advisor | Antoszczuk, Pablo Daniel | |
dc.contributor.author | Moviglia, Javier Hernán | |
dc.date.accessioned | 2020-09-24T13:46:11Z | |
dc.date.available | 2020-09-24T13:46:11Z | |
dc.date.issued | 2020-08-24 | |
dc.identifier.uri | http://rinfi.fi.mdp.edu.ar/xmlui/handle/123456789/426 | |
dc.description.abstract | Los convertidores DC/DC interleaved son muy utilizados cuando se requiere controlar elevadas corrientes de forma eficiente. Esto se debe a la posibilidad de dividir la corriente entre N fases. Sin embargo, las ventajas obtenidas mediante el uso de este tipo de convertidores, como reducción en el ripple total ∆it y aumento de la frecuencia en N veces respecto a la frecuencia de conmutación, se ven deterioradas ante desbalances entre los inductores de fase. Dichos desbalances generan diferentes amplitudes en los ripples de fase, que al ser sumadas, dan lugar a un ∆it de mayor amplitud y con componentes armónicas de menor frecuencia. Consecuentemente, las exigencias de filtrado se incrementan. Este problema puede ser mitigado a partir de un ordenamiento adecuado de las fases del convertidor. En Antoszczuk et al. se propone un método para hallar el ordenamiento ´óptimo de las fases de un convertidor operando en modo de conducción continua, de forma tal de minimizar el contenido de frecuencia de conmutación y sus armónicos en ∆it. El ordenamiento se realiza empleando técnicas de algoritmos gen éticos, a partir de las cuales se logra obtener una secuencia ´optima que minimiza un funcional relacionado con la amplitud del ripple total. Esta propuesta fue validada a través de simulaciones. En esta tesis se desarrolla la implementación practica del método mencionado, la cual comprende el desarrollo del hardware de adquisición (acondicionamiento de señales y conversión analógica a digital), y el diseño de la plataforma digital en una FPGA (modelado y descripción en VHDL). Por ´último, se presentan ensayos experimentales y de simulación para validar la implementación propuesta | es_AR |
dc.format | application/pdf | es_AR |
dc.language.iso | spa | es_AR |
dc.publisher | Universidad Nacional de Mar del Plata. Facultad de Ingeniería; Argentina | es_AR |
dc.rights | info:eu-repo/semantics/openAccess | es_AR |
dc.subject | Convertidores energía eléctrica | es_AR |
dc.subject | Convertidores DC/DC interleaved | es_AR |
dc.subject | Armónicas | es_AR |
dc.subject | Plataforma digital en una FPGA (modelado y descripción en VHDL) | es_AR |
dc.title | Ordenamiento óptimo de las fases de un convertidor multifásico de potencia mediante FPGA | es_AR |
dc.type | Thesis | es_AR |
dc.rights.holder | https://creativecommons.org/licenses/by/4.0/ | es_AR |
dc.type.oa | info:eu-repo/semantics/bachelorThesis | es_AR |
dc.type.snrd | info:ar-repo/semantics/tesis de grado | es_AR |
dc.type.info | info:eu-repo/semantics/draft | es_AR |
dc.description.fil | Fil: Moviglia, Javier Hernán. Universidad Nacional de Mar del Plata. Facultad de Ingeniería; Argentina | es_AR |